74HC164中文资料及引脚功能图

74HC164 引脚图与中文资料

8 位串入、并出移位寄存器 位串入、
1. 概述 74HC164、74HCT164 是高速硅门 CMOS 器件,与低功耗肖特基型 TTL (LSTTL) 器 件的引脚兼容。74HC164、74HCT164 是 8 位边沿触发式移位寄存器,串行输入数据,然 后并行输出。数据通过两个输入端(DSA 或 DSB)之一串行输入;任一输入端可以用作高 电平使能端,控制另一输入端的数据输入。两个输入端或者连接在一起,或者把不用的输入 端接高电平,一定不要悬空。 时钟 (CP) 每次由低变高时, 数据右移一位, 输入到 Q0, Q0 是两个数据输入端 (DSA 和 DSB)的逻辑与,它将上升时钟沿之前保持一个建立时间的长度。 主复位 (MR) 输入端上的一个低电平将使其它所有输入端都无效,同时非同步地清除 寄存器,强制所有的输出为低电平。 2. 特性 ?门控串行数据输入 ?异步中央复位 ?符合 JEDEC 标准 no. 7A ?静电放电 (ESD) 保护: ·HBM EIA/JESD22-A114-B 超过 2000 V ·MM EIA/JESD22-A115-A 超过 200 V 。 ?多种封装形式 ?额定从 -40 °C 至 +85 °C 和 -40 °C 至 +125 °C 。 3. 功能图

图 1. 逻辑符号

图 2. IEC 逻辑符号 图 3. 逻辑图

图 4. 功能图 4. 引脚信息

图 5. DIP14、SO14、SSOP14 和 TSSOP14 封装的引脚配置 引脚说明 符号 DSA DSB 引脚 1 1 说明 数据输入 数据输入

Q0~Q3 GND CP /M/R Q4~Q7 VCC

3~6 7 8 9 10~13 14

输出 地 (0 V) 时钟输入(低电平到高电平边沿触发) 中央复位输入(低电平有效) 输出 正电源


相关文档

74HC164引脚图与中文资料
74HC154中文资料(功能,真值勤表,引脚图,电气参数)
74HC138中文资料(功能-真值表-引脚图-)
89c51引脚图及功能中文资料
DS18B20引脚图及功能中文资料
74系列芯片引脚图、功能、名称、资料大全(含74LS、74HC等)
AT89C2051管脚图引脚图中文资料
74HC164中文资料参数及应用实例
CA3140中文资料-引脚图及功能
74ls161引脚图与管脚功能表资料
电脑版